Dettagli:
|
Numero dei canali:: | 2RX, 2TX | Gamma di frequenza:: | 0-6GHz |
---|---|---|---|
Larghezza di banda:: | fino a 160MHz per canale | Caratteristica:: | opzioni di interfaccia ad alta velocità multiple (PCIe, si raddoppia 10 GigE, 1 GigE doppio) |
FPGA: | XC7K410T FPGA | ADC:: | 14 bit |
Evidenziare: | Unità periferica universale della radio del software 2RX,Radio 2TX periferico del software,Radio x310 periferico del software |
Radio universale USRP-LW periferico X310 del software
Panoramica del prodotto
USRP-LW X310 è ad alto rendimento e evolutivo piattaforma della radio definita un software (DSR) per i sistemi di comunicazione senza fili di progettazione e di spiegamento della prossima generazione. L'architettura hardware combina due scanalature della scheda figlia di esteso-larghezza di banda che riguardano la CC – 6 gigahertz con fino a 160 megahertz della larghezza di banda di banda di base, delle opzioni di interfaccia ad alta velocità multiple (PCIe, si raddoppia 10 GigE, 1 GigE doppio) e di grande Kintex-7 utente-programmabile FPGA in un fattore forma mezzo di ampiezza da tavolino o scaffale-montabile conveniente 1U. Oltre a fornire la prestazione classa miglirice dell'hardware, l'architettura di software libero di X310 fornisce al supporto del driver della multipiattaforma UHD che la rende compatibile tantissimi strutture dello sviluppo, architetture di riferimento e progetti di sostegno di open source.
Caratteristiche principali
1. Al centro del USRP-LW X310, il XC7K410T FPGA fornisce la connettività ad alta velocità fra tutte le componenti importanti all'interno del dispositivo compreso i frontends radiofonici, le interfacce ospite e la memoria DDR3.
2. Il centro di FPGA di difetto fornito di UHD fornisce tutti blocchi funzionali per la giù-conversione digitale e su-conversione, fine-frequenza che sintonizzano ed altre funzioni di DSP permettendo che sia intercambiabile con altri dispositivi di USRP usando l'architettura di UHD.
3. Il grande Kintex-7 FPGA fornisce lo spazio supplementare affinchè gli sviluppatori comprenda i blocchetti su ordinazione di DSP ed è compatibile con tantissimo USRP ha sostenuto le strutture dello sviluppo, le architetture di riferimento ed i progetti di open source.
Rappresentazione schematica
Prestazione dettagliata:
Parametri tecnici:
Categoria di parametro | valore numerico | unità | Categoria di parametro | valore numerico | unità |
Ingresso/uscita | Parametri di prestazione di rf una volta accoppiato con SBX-LW 120 | ||||
Input di tensione di CC | 12 | V | rifiuto del segnale/immagine della Unico banda laterale | -35/50 | dBc |
Consumo di energia | 45 | W | Rumore di fase | ||
Parametri del modulo del convertito | 3.5GHz | 1,0 | degRMS | ||
Frequenza di campionamento dell'ADC (massima | 200 | MS/s | 1MHz | 1,5 | degRMS |
Risoluzione dell'ADC | 14 | pezzi | Potenza di uscita | >10 | dBm |
Frequenza di campionamento di DAC | 800 | MS/s | Entri in un punto di terz'ordine dell'intercettazione | 0 | dB |
Risoluzione di DAC | 16 | pezzi | Figura di rumore | 8 | dB |
Con il tasso massimo ospite (16b). | 200 | MS/s | Proprietà fisiche | ||
Accuratezza locale di vibrazione | 2,5 | PPM | Temperatura di funzionamento | 0-55 | C |
La precisione di GPSDO non è chiusa | 20 | ppb | dimensione | 290×225×50 | millimetro |
Peso (2 strati SBX-LW 120). | 1,8 | chilogrammo |
Riassunto del prodotto:
Il USRP-LW X310 offre varie interfacce ad alta velocità per scegliere da. Sul pannello della scatola, il porto di Gigabit Ethernet è il modo più facile collegarsi. Per le applicazioni con la larghezza di banda estesa e la latenza bassa, quale la ricerca di PHY/MAC, il LW X310 fornisce un'interfaccia bus efficiente PCIe x4 per questa operazione deterministica. Quando l'applicazione usa le annotazioni o il multi-nodo della rete che elaborano, i porti 10G sono la migliore scelta. Il USRP-LW X310 comprende molte caratteristiche supplementari che aiuteranno con alcune altre applicazioni senza fili. Per esempio, nella progettazione di FPGA, 1GB DDR3 sulla scheda madre può essere utilizzato come bufferizzazione e archiviazione di dati di dati. Il GPSDO interno facoltativo fornisce un riferimento altamente accurato di frequenza una volta sincronizzato ad un sistema di GPS con un ritardo di sincronizzazione di di meno che 50ns. Permette che l'utente controlli le componenti esterne quali gli amplificatori ed i commutatori attraverso l'interfaccia di GPIO, che sostiene gli input quali gli inneschi di evento e che osserva mettono a punto i segnali. Il USRP-LW X310 inoltre include un adattatore interno di JTAG che permette che gli sviluppatori carichino e mettano a punto facilmente le nuove immagini di FPGA.
Ambiente di sviluppo del sistema:
Confronto di prestazione fra la serie di reti e la serie FPGA di X:
Incluso in questa attrezzatura:
1. USRP-LW X310
2. Porto di rete di gigabit
3. Adattatore di SFP+Gigabit
4. Alimentazione elettrica
5. Cavo di USB2.0JTAG
6. Quattro cavi della SMA-paratia
Prova di USRP-LW X310
La relazione sull'esperimento di X310 e di 3 schede figlie (WBX, SBX, UBX) può essere osservata in dettaglio delle schede figlie
Persona di contatto: Mr. Chen
Telefono: 18062514745