Invia messaggio
Casa ProdottiDSR incluso

40MHz ha incluso il DSR 2940 USRP 1GB DDR3 PCIE 1 un porto da 10 gigabit

Certificazione
Cina Wuhan Tabebuia Technology Co., Ltd. Certificazioni
Sono ora online in chat

40MHz ha incluso il DSR 2940 USRP 1GB DDR3 PCIE 1 un porto da 10 gigabit

40MHz ha incluso il DSR 2940 USRP 1GB DDR3 PCIE 1 un porto da 10 gigabit
40MHz ha incluso il DSR 2940 USRP 1GB DDR3 PCIE 1 un porto da 10 gigabit

Grande immagine :  40MHz ha incluso il DSR 2940 USRP 1GB DDR3 PCIE 1 un porto da 10 gigabit

Dettagli:
Luogo di origine: La Cina
Marca: Luowave
Numero di modello: USRP-LW 2940
Termini di pagamento e spedizione:
Quantità di ordine minimo: 1 pezzo
Prezzo: USD
Imballaggi particolari: Scatola di carta \ cartone di carta
Tempi di consegna: Merce disponibile o 30 giorni
Termini di pagamento: T/T
Capacità di alimentazione: 1 pezzo

40MHz ha incluso il DSR 2940 USRP 1GB DDR3 PCIE 1 un porto da 10 gigabit

descrizione
Larghezza di banda: 40 megahertz Gamma di frequenza: 50 megahertz - 2,2 gigahertz
FPGA: il XC7K410T Schede figlie: WBX-LW 40MHz
Archiviazione di dati: 1GB DDR3 Interfaccia: Un porto da 1/10 di gigabit, PCIE
Evidenziare:

40MHz ha incluso il DSR PCIE

,

DSR incluso 2940

,

PCIE 2940 USRP

Radio definita software, USRP-LW 2940, 40MHz

 

Il USRP-LW 2940 è una piattaforma software-definita ad alto rendimento e evolutiva della radio (DSR) per la progettazione e lo spiegamento dei sistemi di comunicazione senza fili di prossima generazione. Consiste di un USRP-LW X310 e due bordi di figlia di WBX-LW 40MHz rf

 

L'architettura hardware di USRP-LW 2940 combina due scanalature in espansione del bordo di figlia di larghezza di banda con una larghezza di banda di fino a 40M 50 megahertz - 2,2 gigahertz. E caratterizza le interfacce ad alta velocità multiple per scegliere da (porti di Gigabit/10, di PCIe Gigabit Ethernet) come pure un Kintex-7 ricco di risorse e utente-programmabile FPGA. Inoltre, il USRP-LW 2940 usa un driver della multipiattaforma UHD di open source, con tantissimi strutture dello sviluppo, architetture compatibili di riferimento e progetti di open source.

 

Come il centro d'elaborazione digitale del USRP-LW 2940 il XC7K410T FPGA fornisce la connettività ad alta velocità fra tutte le componenti importanti. Comprende la parte frontale di rf, l'interfaccia ospite e la memoria DDR3. Il difetto FPGA fornisce interamente UHDs per il controllo del downconversion digitale e upconversion digitale, frequenza fine che sintonizzano ed alcuni altri blocchi funzionali di DSP. Gli utenti possono approfittare dello spazio di riserva del Kintex-7 ricco di risorse FPGA, più la struttura dello sviluppo di RFNoC di sostegno da USRP, per sviluppare e implementare il loro proprio DSP che elabora i moduli.

Il corredo dell'attrezzatura di USRP-LW 2940 include: un'unità principale di USRP-LW 2940, cavo di gigabit, adattatore di gigabit di SFP+, adattatore di potere, cavo di USB2.0 JTAG, radice del cavo 4 del connettore rf di SMA.

 

Tavola di confronto di prestazione di FPGA della serie e di X della porta Ethernet serie

  USRP-LW N210 USRP-LW X310
FPGA Spartan3XC3SD3400A Kintex 7 -410T
Cellule di logica 53k 406k
Memoria 2.268 KB 28.620 KB
Multilliers 126 1540
Frequenza di clock 100 megahertz 200 megahertz

SyreamingBandwith

per Manica (16 bit)

25 MS/s 200 MS/s

 

 

TheUSRP-LW 2940 offre varie interfacce ad alta velocità per scegliere da. Sul pannello del dispositivo, il porto di Gigabit Ethernet è uno dei modi più semplici e più comunemente usati collegarsi. Per le applicazioni con la larghezza di banda estesa e la latenza bassa, quali gli studi di PHY/MAC, il X310 fornisce un'interfaccia bus efficiente PCIe x4 per questa operazione deterministica. Quando l'applicazione usa la registrazione o il multi-nodo della rete che elabora, un porto da 10 gigabit è la migliore scelta.

 

Il USRP-LW 2940 comprende molte caratteristiche supplementari che aiuteranno alcune altre applicazioni senza fili. Per esempio, nella progettazione di FPGA, il 1GB DDR3 sulla scheda madre può essere utilizzato come bufferizzazione e archiviazione di dati di dati. Il GPSDO interno facoltativo fornisce il riferimento di alta precisione di frequenza una volta sincronizzato al sistema di GPS con un ritardo di sincronizzazione di di meno che 50ns. Permette che l'utente controlli le componenti esterne quali gli amplificatori ed i commutatori attraverso l'interfaccia di GPIO, input di sostegno quali gli inneschi di evento e che osservano mettono a punto i segnali. Il USRP-LW 2940 inoltre include un adattatore interno di JTAG che permette che gli sviluppatori carichino e mettano a punto facilmente le nuove immagini di FPGA.

 

 

 

Dettagli di contatto
Wuhan Tabebuia Technology Co., Ltd.

Persona di contatto: Mr. Chen

Telefono: 18062514745

Invia la tua richiesta direttamente a noi (0 / 3000)