Invia messaggio
Casa ProdottiSerie di USRP X

Interfaccia ad alta velocità multipla di DSR di serie X300 di Luowave USRP X

Certificazione
Cina Wuhan Tabebuia Technology Co., Ltd. Certificazioni
Sono ora online in chat

Interfaccia ad alta velocità multipla di DSR di serie X300 di Luowave USRP X

Interfaccia ad alta velocità multipla di DSR di serie X300 di Luowave USRP X
Interfaccia ad alta velocità multipla di DSR di serie X300 di Luowave USRP X

Grande immagine :  Interfaccia ad alta velocità multipla di DSR di serie X300 di Luowave USRP X

Dettagli:
Luogo di origine: La Cina
Marca: Luowave
Numero di modello: X300
Termini di pagamento e spedizione:
Quantità di ordine minimo: 1 pezzo
Prezzo: USD
Imballaggi particolari: Scatola di carta \ cartone di carta
Tempi di consegna: Merce disponibile o 30 giorni
Termini di pagamento: T/T
Capacità di alimentazione: 1 pezzo

Interfaccia ad alta velocità multipla di DSR di serie X300 di Luowave USRP X

descrizione
Evidenziare:

Serie X300 di USRP X

,

DSR multiplo X300 dell'interfaccia

,

DSR di serie X300 di USRP X

Radio universale USRP-LW periferico X300 del software

Panoramica del prodotto

USRP X300 è una piattaforma software-definita ad alto rendimento e evolutiva della radio (DSR) per la progettazione e lo spiegamento dei sistemi di comunicazione senza fili di prossima generazione. L'architettura hardware combina due scanalature della scheda figlia di esteso-larghezza di banda che riguardano la CC – 6 gigahertz con fino a 160 megahertz della larghezza di banda di banda di base, delle opzioni di interfaccia ad alta velocità multiple (PCIe, si raddoppia 10 GigE, 1 GigE doppio) e di grande Kintex-7 utente-programmabile FPGA in un fattore forma mezzo di ampiezza da tavolino o scaffale-montabile conveniente 1U. Oltre a fornire la prestazione classa miglirice dell'hardware, l'architettura di software libero di X300 fornisce al supporto del driver della multipiattaforma UHD che la rende compatibile tantissimi strutture dello sviluppo, architetture di riferimento e progetti di sostegno di open source.

 

Rappresentazione schematica

Interfaccia ad alta velocità multipla di DSR di serie X300 di Luowave USRP X 0

FPGA Utente-programmabile ad alto rendimento

Al centro del USRP X300, il XC7K325T FPGA fornisce la connettività ad alta velocità fra tutte le componenti importanti all'interno del dispositivo compreso i frontends radiofonici, le interfacce ospite e la memoria DDR3. Il centro di FPGA di difetto fornito di UHD fornisce tutti blocchi funzionali per la giù-conversione digitale e su-conversione, fine-frequenza che sintonizzano ed altre funzioni di DSP permettendo che sia intercambiabile con altri dispositivi di USRP usando l'architettura di UHD. Il grande Kintex-7 FPGA fornisce lo spazio supplementare affinchè gli sviluppatori comprenda i blocchetti su ordinazione di DSP ed è compatibile con tantissimo USRP ha supportato le strutture dello sviluppo, le architetture di riferimento ed i progetti di open source.

  USRP N210 USRP X300 USRP X310
FPGA Spartan3 XC3SD3400A Kintex 7-325T Kintex 7-410T
Cellule di logica 53k 321k 406k
Memoria 2.268 KB 16.020 KB 28.620 KB
Moltiplicatori 126 840 1540
Frequenza di clock 100 megahertz 200 megahertz 200 megahertz
Scorrendo larghezza di banda per Manica (16 bit) 25 MS/s 200 MS/s 200 MS/s

 

Opzioni di interfaccia ad alta velocità multiple

Il USRP X300 fornisce le opzioni di interfaccia multiple. Dalla scatola, 1 GigE fornisce un modo conveniente cominciare. Per la larghezza di banda estesa e le applicazioni più basse della latenza quale la ricerca di PHY/MAC, PCIe x4 fornisce un bus efficiente per l'operazione deterministica. Le applicazioni facendo uso dei registratori della rete o dei nodi di elaborazione multipla possono essere servite il più bene dall'opzione di interfaccia di 10 GigE.

 

Dettagli di contatto
Wuhan Tabebuia Technology Co., Ltd.

Persona di contatto: Mr. Chen

Telefono: 18062514745

Invia la tua richiesta direttamente a noi (0 / 3000)